Παρακολούθηση
Kyriakos Paraskevas
Kyriakos Paraskevas
Senior CPU Architect @ Huawei UK Cambridge R&D
Η διεύθυνση ηλεκτρονικού ταχυδρομείου έχει επαληθευτεί στον τομέα manchester.ac.uk - Αρχική σελίδα
Τίτλος
Παρατίθεται από
Παρατίθεται από
Έτος
ZUCL 2.0: Virtualised Memory and Communication for ZYNQ UltraScale+ FPGAs
KD Pham, K Paraskevas, A Vaishnav, A Attwood, M Vesper, D Koch
VDE VERLAG GmbH, 2019
122019
Scaling the capacity of memory systems; evolution and key approaches
K Paraskevas, A Attwood, M Luján, J Goodacre
Proceedings of the International Symposium on Memory Systems, 235-249, 2019
92019
Virtualized Multi-Channel RDMA with Software-Defined Scheduling
K Paraskevas, N Chrysos, V Papaefstathiou, P Xirouchakis, P Peristerakis, ...
Procedia Computer Science 136, 82-90, 2018
82018
Analysis of the usage models of system memory management unit in accelerator-attached translation units
K Paraskevas, K Iordanou, M Luján, J Goodacre
Proceedings of the International Symposium on Memory Systems, 86-96, 2020
32020
Diad–distributed acceleration for datacenter fpgas
J Lant, E Skordalakis, K Paraskevas, WB Toms, M Luján, J Goodacre
2023 33rd International Conference on Field-Programmable Logic and …, 2023
22023
Effects of Processor-Native Memory Transactions in Optimizing RDMA Transfers in Distributed Shared Memory Systems
K Paraskevas
PQDT-Global, 2021
22021
Enabling Direct-Access Global Shared Memory for Distributed Heterogeneous Computing
K Paraskevas
PQDT-Global, 2023
2023
Realising a Processor-Native Distributed Shared Memory Architecture
K Paraskevas
2020
Δεν είναι δυνατή η εκτέλεση της ενέργειας από το σύστημα αυτή τη στιγμή. Προσπαθήστε ξανά αργότερα.
Άρθρα 1–8